硬件乘法器

硬件乘法器

有人能解释一下不同的系统倍频吗?我知道这是一个基本时钟(又称系统时钟),然后有一个用于前端总线 (FSB)、RAM 模块、可能用于 RAM 芯片和其他内部总线(如 PCI、AGP 等)的倍频。此外,一些倍频是否基于其他倍频?

答案1

基本上所有内部设备都有一个乘数,因为它需要同步运行,而大多数(所有?)外部设备都是异步运行的。其中一些内部设备的乘数仅为 1。

乘法器的作用是取一个基本周期时间并缩短它(由于频率与周期时间成反比,因此它乘以它的频率)。由于它们的同步性,操作将在时钟上升沿或下降沿或两个时钟沿上发生,缩短周期时间将增加它们的数据吞吐量。其中最重要的是将 CPU 与内存互连的 FSB。这是系统性能的主要瓶颈,因为与 CPU 周期时间相比,内存速度较慢。

稍微偏离主题一点,SRAM 运行时间约为 0.5-5 纳秒,DRAM 运行时间约为 50-70 纳秒,磁盘运行时间约为 2-5MS。此外,从 CPU 到内存的总线宽度也会极大地影响性能,但最终用户无法配置这一点。

南桥和南侧总线与 PCI 和 AGP 夹层总线接口,据我所知,它们的时钟频率不能被最终用户改变。

答案2

您可以在以下网址阅读全部内容维基百科

相关内容